



### 编译系统针对RISC-V架构的 CodeSize优化

报告人

王锋研究员

2023年9月8日



# 动机

- 随着物联网的日益普及,物联网设备的功能越来越多,对嵌入式设备能储存的代码量要求越来越高。
- 提高代码密度可以装下更多功能,且间接优化了功耗,性能。
- 在嵌入式领域,ARM Thumb2 比 RISC-V 指令集的代码密度更优。
- 很大原因是因为编译器不能很好地利用 RISC-V 压缩指令集。

# **CONTENTS** 目录-

- 01. RISC-V指令集架构介绍
- 02. 寄存器分配优化
- **03.** 过程抽象
- 04. 编译、汇编、链接器协同优化
- 05. 总结





# RISC-V 指令集架构介绍



### RISC-V指令集架构介绍

- □ RISC-V: (RISC five) , 是一种开源的指令集架构
- □ RISC-V, 是一种精简指令集 (RISC, Reduced Instruction Set Computer) 架构



#### 简有大学 HUNAN UNIVERSITY

# RISC-V指令集架构介绍

# Industry innovation on RISC-V

#### Hardware

-RV32-

Hardware
ISA Definition
Test Chips

**Software**Tests

Proof of Concept SoCs Minion processors for power management, communications, ...

**Software**Bare metal software

#### Hardware

- RV32, privilege modes, interrupts -

IoT SoCs Microcontrollers

> Software RTOS Firmware

#### Hardware

RV64, multi-heart
CPUs, vectors,
bit manipulation,
hypervisors, debug mode –

AI SoCs
Application
processors

#### Software

Linux Drivers AI Compilers

https://riscv.org/wp-content/uploads/2021/08/RISC-V-Introduction\_-Aug-2021.pptx

2019 - 2020

2021

2017 - 2018

2010 - 2016

# RISC-V指令集架构介绍

□ RISC-V指令集架构的核心是RV32I的基础ISA,运行一个完整的软件栈 □ RISC-V指令集架构的模块化来源于可选的标准扩展,根据应用程序的需要,硬件可以设计是否支持这些可选的扩展,入RV32M乘法扩展、RV32F单精度扩展、RV32D双精度扩展等。

| 基础指令集  | 描述                          |
|--------|-----------------------------|
| RV32I  | 32位地址空间与整数指令,支持32个通用整数寄存器   |
| RV32E  | RV32I的子集,仅支持16个通用整数寄存器      |
| RV64I  | 64位地址空间与整数指令及一部分32位的整数指令    |
| RV128I | 128位地址空间与整数指令及一部分64位和32位的指令 |

| 扩展指令集 | 描述                                                   |  |
|-------|------------------------------------------------------|--|
| M     | 整数乘法与除法指令                                            |  |
| Α     | 存储原子 (Atomic) 操作指令和Load-Reserved/Store-Conditional指令 |  |
| F     | 单精度 (32-bit) 浮点指令                                    |  |
| D     | 双精度 (64-bit) 浮点指令, 必须支持F扩展指令                         |  |

# RISC-V指令集架构介绍

| 扩展指令集 |               | 描述 |  |
|-------|---------------|----|--|
| С     | 压缩指令,指令长度为16位 |    |  |

#### RV32C 压缩指令集:

- □ 每条短指令必须和一条标准的 32 位 RISC-V 指令——对应;
- □ 压缩指令的操作数是访问频率最高的十个常用寄存器(a0-a5, s0-s1, sp以及ra);
- □ 压缩指令的目的操作数和源操作数是同一个寄存器;
- □ 压缩指令的立即数的位数很小,大部分指令只有6位立即数。
- □RV32C压缩指令集,让RISC-V程序显著缩短了其二进制代码长度。



### RISC-V指令集-Zc\*扩展指令级v1.0.0-RC5.7

| 扩展指令集 | 描述                                                                                                          |  |
|-------|-------------------------------------------------------------------------------------------------------------|--|
| Zca   | C扩展去掉浮点相关指令                                                                                                 |  |
| Zcf   | 单精度浮点load/store压缩指令: c.flw, c.flwsp,c.fsw, c.fswsp; 仅RV32适用                                                 |  |
| Zcd   | 双精度浮点load/store压缩指令: c.fld, c.fldsp,c.fsd, c.fsdsp                                                          |  |
| Zcb   | 扩展16位编码简单指令: c.lbu, c.lh, c.lhu, c.sb, c.sh, c.zext.b, c.sext.b, c.zext.h, c.sext.h, c.zext.w, c.mul, c.not |  |
| Zcmp  | 扩展的指令完成一系列32位RV指令: cm.push, cm.pop, cm.popret, cm.popretz, cm.mva01s, cm.mvsa01                             |  |
| Zcmt  | 扩展了跳转表指令: cm.jt, cm.jalt                                                                                    |  |

- ■Zcf、Zcd、Zcb、Zcmp、Zcmt依赖Zca
- □ Zcb依赖其他扩展Zbb: basic bit manipulation.
- Zcmp与Zcd冲突
- □ Zcmt与Zcd冲突,还依赖Zicsr

https://github.com/riscv/riscv-code-size-reduction/tree/main/Zc-specification





# 寄存器分配优化



# 寄存器分配优化

RISC-V的汇编指令 有部分指令的压缩 指令对分配的硬件 寄存器有要求。

| 指令类型 (典型例子)         | 压缩要求                                 |  |
|---------------------|--------------------------------------|--|
| c.addi4spn rd, imm  | rd 需为常用寄存器                           |  |
| c.lw rd, rs1, imm   | rd 与 rs1 均需为常用寄存器                    |  |
| c.andi rd, rs1, imm | rs1 需与 rd 相同,且为常用寄存器                 |  |
| c.xor rd, rs1, rs2  | rs1 需与 rd 相同,且 rs1 与 rs2 均<br>为常用寄存器 |  |



RISC-V的汇编指令 有部分指令的压缩 指令对分配的硬件 寄存器有要求。









#### 实例



优化6字节





SpillWeight

min max SpillWeight



- 此在为虚拟寄存器 v 分配物理寄存器
- 驱逐: **选择**一个物理寄存器 p,把占用它的虚拟寄存器  $v_0 \sim v_n$  都驱逐出 该寄存器。如此一来,现在可以把 v 分配给 p
- 选择哪个物理寄存器?
- 优化前: min max SpillWeight
- 优化后: 若 compression—priority[v]  $< \sum_{i=0}^{n}$  compression—priority[ $v_i$ ],则不驱逐此物理寄存器。若大于等于,则继续考虑 min max SpillWeight





# 过程抽象



#### LLVM过程抽象优化

由 google公司Jessica Paquette 在2016 LLVM Developers' Meeting介绍并实现



Jessica Paquette, Apple, https://llvm.org/devmtg/2016-11/Slides/Paquette-Outliner.pdf











优化示例-from Jessica Paquette's report(Paquette-Outliner)









CAL: a Joint Method of Compiler, Assembler, and Linker on Code-size Optimiztion

```
#include<stdio.h>
int main()
  printf ("Codesize test: %s, %s, %s\n",
"test1", "test2", "test3");
      lui
                 a3,%hi(.LC0)
                                                                lui
                                                                           a3,%hi(.LC0)
                 a3,a3,%lo(.LC0)
                                                                           a3,a3,%lo(.LC0)
      addi
                                                                addi
      lui
                 a2,%hi(.LC1)
                                                                lui-
                                                                           a2,%hi(.LC1)
                 a2,a2,%lo(.LC1)
                                                                           a2,a3,(.LC1-.LC0)
      addi
                                                                addi
     lui
                 a1,%hi(.LC2)
                                                                           a1,%hi(.LC2)
                                                                                                       .LC1/.LC2/.LC3的地址通
      addi
                 a1,a1,%lo(.LC2)
                                                                addi
                                                                           a1,a2,(.LC2-.LC1)
                                                                                                       过基址+偏移量的方式计算
                                                                           a0,%hi(.LC3)
     lui
                 a0,%hi(.LC3)
                                                                lui-
                 a0,a0,%lo(.LC3)
                                                                           a0,a1,(.LC3-.LC2)
      addi
                                                                addi
                                                                可将lui删除,每处可优化2/4字节
```



#### 编译器

标记可优化的符号加载指令,并生成特定的伪指令



编译器需要通过数 据流分析,确定两 个符号的加载可以 被优化才能打上标 记。基址寄存器不 能被修改。





链接器

根据特定重定位,判断符号地址偏移,满足优化条件时将lui删除并修改addi

| lui               | a3,%hi(.LC0)            |
|-------------------|-------------------------|
| addi              | a3,a3,%lo(.LC0)         |
| <del>lui</del> —— | <del>a2,%hi(.LC1)</del> |
| addi              | a2,a3,(.LC1LC0)         |
| lui               | <del>a1,%hi(.LC2)</del> |
| addi              | a1,a2,(.LC2LC1)         |
| lui               | ===a0,%hi(.LC3)         |
| addi              | a0,a1,(.LC3LC2)         |
|                   | , ,                     |
|                   |                         |



### 优化效果-CSiBE

- 编译、汇编、链接器协同优化
- 过程抽象
- 代码移动
- 浮点常量加载优化
- 内联代价模型优化
- 跳转指令优化
- 寄存器分配优化
- ..







# 优化效果-鸿蒙LiteOS 5.0.0







# 总结

一 实事求是 敢为人先 一



### 总结

- RISC-V架构发展迅速,对整个底层基础软件需求迫切
- 边缘计算、嵌入式领域最先替代ARM、X86
- 编译器针对代码密度有较大优化空间
- 进一步提高能效需要软硬件协同设计
- 机器学习方法成为编译器优化的重要趋势
  - 编译器内部有大量启发式算法和代价模型



王锋 wangfeng@hnu.edu.cn

